Please use this identifier to cite or link to this item: http://hdl.handle.net/11422/7720
Full metadata record
DC FieldValueLanguage
dc.contributor.advisorSoares, Carlos Fernando Teodósio-
dc.contributor.authorMoraes, Gustavo dos Santos de-
dc.date.accessioned2019-05-03T14:02:05Z-
dc.date.available2023-12-21T03:00:35Z-
dc.date.issued2010-08-
dc.identifier.urihttp://hdl.handle.net/11422/7720-
dc.languageporpt_BR
dc.publisherUniversidade Federal do Rio de Janeiropt_BR
dc.rightsAcesso Abertopt_BR
dc.subjectPhase-Locked Looppt_BR
dc.subjectPLLpt_BR
dc.titleSistema de sintonia automática de filtros Gm-C usando uma arquitetura PLLpt_BR
dc.typeTrabalho de conclusão de graduaçãopt_BR
dc.contributor.advisorCo1Petraglia, Antonio-
dc.contributor.referee1Barúqui, Fernando Antônio Pinto-
dc.contributor.referee2Gomes, José Gabriel Rodríguez Carneiro-
dc.description.resumoAs funções de transferência implementadas por filtros Gm-C dependem de valores absolutos de transcondutâncias e capacitâncias, os quais são bastante afetados pelas variações no processo de fabricação da tecnologia CMOS. Desta forma,deve-se adotar um método para que a frequência de corte do filtro fique precisa-mente definida e não sofra influência decorrente das variações de processo. Assim,este trabalho desenvolve um Phase-Locked Loop(PLL) com o intuito de detectar tais variações e realizar o ajuste automático da frequência de corte do filtro Gm-C. Para comprovar a robustez do circuito, simulações de Monte Carlo foram realizadas.pt_BR
dc.publisher.countryBrasilpt_BR
dc.publisher.departmentEscola Politécnicapt_BR
dc.publisher.initialsUFRJpt_BR
dc.subject.cnpqCNPQ::ENGENHARIASpt_BR
dc.embargo.termsabertopt_BR
Appears in Collections:Engenharia Eletrônica e de Computação

Files in This Item:
File Description SizeFormat 
monopoli10002825.pdf7.57 MBAdobe PDFView/Open


Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.