Please use this identifier to cite or link to this item:
http://hdl.handle.net/11422/22720
Full metadata record
DC Field | Value | Language |
---|---|---|
dc.contributor.advisor | Petraglia, Antonio | - |
dc.contributor.author | Carvalho, Estêvão Fernandes de Lima | - |
dc.date.accessioned | 2024-04-23T20:33:43Z | - |
dc.date.available | 2024-04-25T03:00:17Z | - |
dc.date.issued | 2019-02 | - |
dc.identifier.uri | http://hdl.handle.net/11422/22720 | - |
dc.description.abstract | The never ending strive to manufacture faster, smaller and energy efficient cir- cuits, made several nanometric effects (< 90 nm) sizable and unavoidable for circuit design, such as severe mismatch variations, limited supply voltage levels, high leak- age currents and several short-channel effects. Due to the low supply voltages used in these circuits, the classical strong inversion equations for bias currents and small- signal parameters turn out to be inaccurate, demanding more complexity to the model. On the other hand, state-of-art process such as FDSOI (Fully-Depleted Silicon on Insulator) can considerably reduce leakage currents and transistor mis- match while keeping speed and yield even with much lower energy consumption for operations centered around the moderate inversion region. This thesis focuses on the analysis of transistors operating in moderate inver- sion, by developing tools for designing the classical latch-type sense amplifier with 7 transistors (7T-LTSA) for sub/near-threshold operations in a 28 nm FDSOI CMOS process. Compact models for the latch time delay valid for any inversion level will be presented, which are valid for VDD=350 mV, 450 mV and 550 mV. Small-signal capacitances, transconductances and channel conductances are analyzed and mod- eled in order to provide compact and fast parameter evaluation. Lastly, a figure of merit (FoM) relating speed and yield is proposed. Energy consumption is minimized though the figure of merit at near-threshold supply voltage level. Time delay below 100 ps is reached with VDD=550 mV and below 1.5 ns with VDD=350 mV by proper transistor sizing of the 7T-LTSA, σof f is kept below 18 mV for a differential input voltage equals to 0.1VDD for VDD ranging from 350 mV to 550 mV. | en |
dc.language | eng | pt_BR |
dc.publisher | Universidade Federal do Rio de Janeiro | pt_BR |
dc.rights | Acesso Aberto | pt_BR |
dc.subject | Atraso de tempo de trava | pt_BR |
dc.subject | Otimização de trava | pt_BR |
dc.title | Analysis and design of 7T sense amplifiers in 28 nm FD-SOI CMOS process | en |
dc.type | Dissertação | pt_BR |
dc.contributor.authorLattes | http://lattes.cnpq.br/5210379823975247 | pt_BR |
dc.contributor.advisorCo1 | Mederos, Luis Fabián Olivera | - |
dc.contributor.referee1 | Gomes, José Gabriel Rodríguez Carneiro | - |
dc.contributor.referee2 | Pino, Alexandre Visintainer | - |
dc.description.resumo | O inesgotável esforço para se fabricar circuitos cada vez mais rápidos, de menor tamanho e com maior eficiência energética, fez com que efeitos nanométricos (< 90 nm) tenham que ser considerados no projeto destes circuitos. Devido a baixas tensões de alimentação, as clássicas equações de inversão forte para estimar a corrente de polarização e parâmetros de pequenos-sinais se tornam imprecisas, aumentando a complexidade na modelagem do projeto. Por outro lado, os processos de ponta FDSOI (Fully-Depleted Silicon on Insulator) podem reduzir consideravelmente as correntes de fuga e o descasamento dos transistores enquanto mantem a velocidade e robustez ao passo que consumo de energia seja extremamente reduzido para operações com tensões próximas da de threshold. Esta tese se foca na análise de operações em inversão moderada, desenvolvendo ferramentas para projetar o amplificador de tensão tipo latch de 7 transistores (7T- LTSA) em processo CMOS FDSOI de 28 nm. Adicionalmente, são propostos modelos compactos para o tempo de atraso do latch válidos para qualquer nível de inversão. Capacitâncias, transcondutâncias e condutâncias de canal de pequenos- sinais são analisadas e modeladas para fornecer uma equação compacta e de rápida avaliação. Por fim, uma figura de mérito (FoM) relacionando velocidade e desempenhoé proposta. O consumo de energia é minimizado utilizando nível de tensão de alimentação próximo a tensão de threshold. Atraso abaixo de 100 ps é alcançado com VDD=550 mV e abaixo de 1.5 ns com VDD=350 mV apenas com dimensionamento correto dos transistores do 7T-LTSA, σof f é mantido abaixo de 18 mV para uma tensão de entrada diferencial igual a 0.1VDD para VDD variando de 350 mV a 550 mV. | pt_BR |
dc.publisher.country | Brasil | pt_BR |
dc.publisher.department | Instituto Alberto Luiz Coimbra de Pós-Graduação e Pesquisa de Engenharia | pt_BR |
dc.publisher.program | Programa de Pós-Graduação em Engenharia Elétrica | pt_BR |
dc.publisher.initials | UFRJ | pt_BR |
dc.subject.cnpq | CNPQ::CIENCIAS EXATAS E DA TERRA::CIENCIA DA COMPUTACAO | pt_BR |
dc.embargo.terms | aberto | pt_BR |
Appears in Collections: | Engenharia Elétrica |
Files in This Item:
File | Description | Size | Format | |
---|---|---|---|---|
925030.pdf | 1.54 MB | Adobe PDF | View/Open |
Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.