Por favor, use este identificador para citar o enlazar este ítem: http://hdl.handle.net/11422/1898
Especie: Relatório
Título : A survey and taxonomy of layout compaction algorithms
Autor(es)/Inventor(es): Anido, Manuel Lois
Oliveira, Carlo Emmanoel Tolla de
Resumen: This paper presents a survey and a taxonomy of layout compaction algorithms, which are an essential part of modern symbolic layout tools employed in VLSI circuit design. Layout compaction techniques are also used in the low-end stages of silicon compilation tools and module generators. The paper addresses the main algorithms used in compaction, focusing on their implementation characteristics, performance, advantages and drawbacks. Compaction is a highly important operation to optimize the use of silicon area, achieve higher speed through wire length minimization, support technology retargeting and also allow the use of legacy layouts. Optimized cells that were developed for a fabrication process with a set of design rules have to be retargeted for a new and more compact process with a different set of design rules.
Materia: Compactação de algoritmos
Layout simbólico
VLSI (Integração em larga escala)
Compaction algorithms
Symbolic layout
EDA tools
CAD tools
Materia CNPq: CNPQ::CIENCIAS EXATAS E DA TERRA::CIENCIA DA COMPUTACAO
Unidade de producción: Instituto Tércio Pacitti de Aplicações e Pesquisas Computacionais
Es parte de: Relatório Técnico NCE
Número: 1600
Fecha de publicación: 30-dic-2000
País de edición : Brasil
Idioma de publicación: eng
Tipo de acceso : Acesso Aberto
Citación : ANIDO, M. L.; OLIVEIRA, C. E. T. A survey and taxonomy of layout compaction algorithms. Rio de Janeiro: NCE/UFRJ, 2000. 25 p. (Relatório Técnico, 16/00)
Aparece en las colecciones: Relatórios

Ficheros en este ítem:
Fichero Descripción Tamaño Formato  
16_00_000612874.pdf1.74 MBAdobe PDFVisualizar/Abrir


Los ítems de DSpace están protegidos por copyright, con todos los derechos reservados, a menos que se indique lo contrario.